"Low ESL"의 두 판 사이의 차이

(새 문서: low ESL <ol> <li>링크 <ol> <li> 전자부품 <ol> <li> 캐퍼시터 <ol> <li> MLCC <ol> <li> low ESL - 이 페이지 </ol> </ol> </ol> </ol> <li>저 ESR 또는 저 E...)
 
잔글
 
(같은 사용자의 중간 판 5개는 보이지 않습니다)
1번째 줄: 1번째 줄:
 
low ESL
 
low ESL
 
<ol>
 
<ol>
<li>링크
+
<li> [[전자부품]]
 
<ol>
 
<ol>
<li> [[전자부품]]
+
<li> [[RLC]]
 
<ol>
 
<ol>
 
<li> [[캐퍼시터]]
 
<li> [[캐퍼시터]]
9번째 줄: 9번째 줄:
 
<li> [[MLCC]]
 
<li> [[MLCC]]
 
<ol>
 
<ol>
<li> [[low ESL]] - 이 페이지
+
<li> [[low ESL]] MLCC - 이 페이지
 
</ol>
 
</ol>
 
</ol>
 
</ol>
 
</ol>
 
</ol>
 
</ol>
 
</ol>
<li>저 ESR 또는 저 ESL
+
<li>저 ESL MLCC
 
<ol>
 
<ol>
<li>그림
+
<li>특히 CPU 옆에서 순간적인 전력을 공급하기 위한 캐퍼시터에서
 +
<ol>
 +
<li>필요한 성능은 전체 임피던스를 낮추는 것인데, 해당 주파수에서 L을 낮추는 것이 전체 임피던스를 낮출 수 있다.
 +
<li>그러므로 low ESR 기능보다는 low ESL이 더 중요하므로, 일반적으로 low ESL 제품이라고 한다.
 +
</ol>
 +
<li>주파수에 따른 임피던스 그래프
 +
<ol>
 +
<li>그래프
 +
<gallery>
 +
image:low_esl00_001.jpg | 두 C에서 ESR과 ESL
 +
</gallery>
 +
<li>의견
 +
<ol>
 +
<li>위 그래프 설명이 맞는가?
 +
<li>ESR을 줄이는 방법은 무엇인가?
 +
</ol>
 +
</ol>
 +
<li>MLCC 에서 형성 방법
 
<gallery>
 
<gallery>
 
image:low_esl01_001.png | TDK CLL
 
image:low_esl01_001.png | TDK CLL
23번째 줄: 40번째 줄:
 
image:low_esl01_004.png | AVX LICA
 
image:low_esl01_004.png | AVX LICA
 
</gallery>
 
</gallery>
 +
</ol>
 +
<li>형상에 따른 분류
 +
<ol>
 
<li>reverse geometry capacitor
 
<li>reverse geometry capacitor
 
<ol>
 
<ol>
33번째 줄: 53번째 줄:
 
</gallery>
 
</gallery>
 
<li>chipset: Intel G41 Express
 
<li>chipset: Intel G41 Express
 +
<ol>
 +
<li> [[Pegatron IPM41-D3]] 마더보드
 
<gallery>
 
<gallery>
 
image:pentiume6700_01_013.jpg
 
image:pentiume6700_01_013.jpg
38번째 줄: 60번째 줄:
 
image:pentiume6700_01_015.jpg
 
image:pentiume6700_01_015.jpg
 
</gallery>
 
</gallery>
 +
</ol>
 
<li>Fujitsu Notebook E8410에서(2007년산 추측)
 
<li>Fujitsu Notebook E8410에서(2007년산 추측)
 
<ol>
 
<ol>
55번째 줄: 78번째 줄:
 
<gallery>
 
<gallery>
 
image:eslim_03_011.jpg | 메인클럭 주변 low ESR MLCC, 칩저항
 
image:eslim_03_011.jpg | 메인클럭 주변 low ESR MLCC, 칩저항
 +
</gallery>
 +
<li>AMD Athlon 2600+ [[CPU]]
 +
<gallery>
 +
image:mb_a7v600_006.jpg
 +
image:mb_a7v600_008.jpg
 +
image:mb_a7v600_009.jpg | reverse geometry(폭방향이 긴) [[low ESL]] [[MLCC]]
 +
</gallery>
 +
<li>CPU, [[Intel Core]] i5-1035G7, BGA1526, 1.2GHz, 10nm, 15W (Integrated graphics:Intel Iris Plus)
 +
<gallery>
 +
image:surface_book3_026_003.jpg
 
</gallery>
 
</gallery>
 
</ol>
 
</ol>
 
<li>2 terminal Land Grid Array capacitor(2T-LGA) - AVX
 
<li>2 terminal Land Grid Array capacitor(2T-LGA) - AVX
 
<ol>
 
<ol>
<li> - 5p, LICA 구조(수직패턴)를 2단자로 만든 것.
+
<li>이해 - 5p, LICA 구조(수직패턴)를 2단자로 만든 것.
 
</ol>
 
</ol>
 
<li>4 terminal, X2Y 구조(X2Y Attenuators, LCC 상표)
 
<li>4 terminal, X2Y 구조(X2Y Attenuators, LCC 상표)
 
<ol>
 
<ol>
<li> - 17p
+
<li>이해 - 17p
 
</ol>
 
</ol>
 
<li>8 terminal, AVX의 IDC(inter-digitated capacitor) 또는 TDK의 CLL구조
 
<li>8 terminal, AVX의 IDC(inter-digitated capacitor) 또는 TDK의 CLL구조
70번째 줄: 103번째 줄:
 
<ol>
 
<ol>
 
</ol>
 
</ol>
<li>chipset; intel Tumwater north bridge, dual xeon 3.00GHz에서
+
<li> [[IBM IntelliStation M Pro 6230]] 타워형 PC
<gallery>
+
<ol>
image:ibm6230_019.jpg | Tumwater north bridge
 
</gallery>
 
 
<li>xeon 3.00GHz에서
 
<li>xeon 3.00GHz에서
 
<gallery>
 
<gallery>
79번째 줄: 110번째 줄:
 
image:ibm6230_014.jpg
 
image:ibm6230_014.jpg
 
</gallery>
 
</gallery>
 +
<li>chipset; intel Tumwater north bridge, dual xeon 3.00GHz에서
 +
<gallery>
 +
image:ibm6230_019.jpg | Tumwater north bridge
 +
</gallery>
 +
</ol>
 
<li>xeon 2.4GHz 사용한 eslim 서버에서
 
<li>xeon 2.4GHz 사용한 eslim 서버에서
 
<gallery>
 
<gallery>
89번째 줄: 125번째 줄:
 
<li>LICA(Low Inductance Capacitor Array, AVX 상표)
 
<li>LICA(Low Inductance Capacitor Array, AVX 상표)
 
<li>MT-LGA(Multi-Terminal LGA)
 
<li>MT-LGA(Multi-Terminal LGA)
 +
</ol>
 +
<li>기타
 +
<ol>
 +
<li>PCI-20428W-1A [[다기능카드]]
 +
<ol>
 +
<li>커넥터 접지가 바로 PCB 접지로 연결되지 않고, MLCC 병렬 4개 및 10오옴 저항으로 연결된다.
 +
<gallery>
 +
image:e5501b03_016.jpg | 왜 MLCC 4개를 병렬로 사용했을까?
 +
image:e5501b03_017.jpg | 측정하니 4개 모두 100nF. [[low ESL]]을 구현하기 위해서(?)
 +
</gallery>
 +
</ol>
 
</ol>
 
</ol>
 
</ol>
 
</ol>
 
</ol>
 
</ol>

2022년 11월 4일 (금) 11:03 기준 최신판

low ESL

  1. 전자부품
    1. RLC
      1. 캐퍼시터
        1. MLCC
          1. low ESL MLCC - 이 페이지
  2. 저 ESL MLCC
    1. 특히 CPU 옆에서 순간적인 전력을 공급하기 위한 캐퍼시터에서
      1. 필요한 성능은 전체 임피던스를 낮추는 것인데, 해당 주파수에서 L을 낮추는 것이 전체 임피던스를 낮출 수 있다.
      2. 그러므로 low ESR 기능보다는 low ESL이 더 중요하므로, 일반적으로 low ESL 제품이라고 한다.
    2. 주파수에 따른 임피던스 그래프
      1. 그래프
      2. 의견
        1. 위 그래프 설명이 맞는가?
        2. ESR을 줄이는 방법은 무엇인가?
    3. MLCC 에서 형성 방법
  3. 형상에 따른 분류
    1. reverse geometry capacitor
      1. Pentium E6700
      2. chipset: Intel G41 Express
        1. Pegatron IPM41-D3 마더보드
      3. Fujitsu Notebook E8410에서(2007년산 추측)
        1. Intel Core 2 Duo T7300
        2. Chipset Type : Mobile Intel PM965 Express, 메모리,그래픽,PCI 연결
      4. xeon 2.4GHz 사용한 eslim 서버에서
      5. AMD Athlon 2600+ CPU
      6. CPU, Intel Core i5-1035G7, BGA1526, 1.2GHz, 10nm, 15W (Integrated graphics:Intel Iris Plus)
    2. 2 terminal Land Grid Array capacitor(2T-LGA) - AVX
      1. 이해 - 5p, LICA 구조(수직패턴)를 2단자로 만든 것.
    3. 4 terminal, X2Y 구조(X2Y Attenuators, LCC 상표)
      1. 이해 - 17p
    4. 8 terminal, AVX의 IDC(inter-digitated capacitor) 또는 TDK의 CLL구조
      1. 그림
      2. IBM IntelliStation M Pro 6230 타워형 PC
        1. xeon 3.00GHz에서
        2. chipset; intel Tumwater north bridge, dual xeon 3.00GHz에서
      3. xeon 2.4GHz 사용한 eslim 서버에서
    5. array type
      1. LICA(Low Inductance Capacitor Array, AVX 상표)
      2. MT-LGA(Multi-Terminal LGA)
    6. 기타
      1. PCI-20428W-1A 다기능카드
        1. 커넥터 접지가 바로 PCB 접지로 연결되지 않고, MLCC 병렬 4개 및 10오옴 저항으로 연결된다.